Pemproses

Epyc milan dan genoa, amd memberikan butiran mengenai cpus pelayan barunya

Isi kandungan:

Anonim

AMD mendedahkan beberapa butiran mengenai seni bina EPYC Milan (Zen 3) dan seni bina EPYC Genoa (Zen 4) yang dirancang oleh syarikat itu.

EPYC Milan dan Genoa, AMD memberi butiran mengenai CPU pelayan barunya

Semasa penyampaiannya, Martin Hilgeman dari AMD, Pengurus Kanan Aplikasi HPC, mendedahkan slaid yang mengesahkan bahawa siri pemproses EPYC 'Milan' akan dilancarkan pada soket pelayan SP3 sedia ada AMD, menyokong memori DDR4 dan menawarkan TDP yang sama dan konfigurasi teras yang sama seperti siri pemproses Rom.

Slide ini seolah-olah menghilangkan khabar angin bahawa AMD merancang untuk melancarkan Milan dengan pelaksanaan 4x SMT, yang mendakwa bahawa Zen 3 akan menawarkan pengguna empat benang per teras CPU. Nampaknya sumber utama penambahbaikan prestasi Zen 3 akan datang daripada penambahbaikan IPC dan keuntungan dalam kelajuan jam, dan bukan peningkatan nombor teras dan thread. Mudah-mudahan, ini bermakna Zen 3 akan memberi tumpuan kepada 'teras tunggal' prestasi dan penambahbaikan seni bina teras.

Lawati panduan kami mengenai pemproses terbaik di pasaran

Beralih ke EPYC Genoa (Zen 4), Helgeman mendakwa bahawa Zen 4 masih dalam fasa reka bentuk, yang bermaksud pengeluar pelayan dan pelanggan lain mempunyai peluang untuk mempengaruhi reka bentuk Genoa. Ia juga mengesahkan bahawa senibina baru ini akan dilancarkan dengan soket SP5 baru, akan menyokong jenis memori baru (mungkin DDR5) dan akan menawarkan pengguna "keupayaan baru", yang belum diturunkan.

Dalaman dalam reka bentuk Zen 3, AMD mengesahkan bahawa Zen 3 akan berpindah dari reka bentuk cache split Zen / Zen 2, yang membahagikan cache CPU L3 AMD antara dua CCXs quad-core. Ini bermakna AMD boleh bergerak jauh dari reka bentuk CCX quad-core sendiri, mewujudkan reka bentuk CCX lapan teras dengan Zen 3 atau reka bentuk yang berbeza.

Daripada menawarkan dua cache 163 L3 (seperti yang dilihat dalam reka bentuk Zen 2 semasa AMD), reka bentuk Zen 3 AMD akan menawarkan gabungan cache "32 + MB" L3 di semua lapan teras CPU. Ini akan mengurangkan kemungkinan latensi antara teras CPU dalam satu mati dan menjamin akses yang lebih baik kepada cache L3 bersepadu untuk teras CPU. Juga, cache ini akan menjadi lebih besar daripada pandangan dalam generasi sebelumnya.

EPYC Milan akan datang kepada kami pada separuh kedua tahun 2020.

Fon overclock3d

Pemproses

Pilihan Editor

Back to top button