Perkakasan

Intel memberi butiran mengenai cxl, responsnya kepada sambungan nvlink

Isi kandungan:

Anonim

CXL (Compute Express Link) adalah teknologi antara muka sambungan yang bercita-cita tinggi untuk peranti mudah alih dengan jalur lebar yang tinggi. Pada dasarnya, ia direka untuk mengatasi banyak batasan teknikal PCI-Express, yang paling sedikit adalah jalur lebar.

Intel CXL akan menggunakan garisan PCIe 5.0 32 Gbps

Intel telah merancang pemikiran antara muka CXL mengenai grafik 'Xe', terutama dalam persekitaran pusat data, satu persamaan yang sama seperti NVLink atau InfinityFabric. Pembangunan CXL juga dipacu oleh syarikat-syarikat akselerator utama, seperti NVIDIA dan AMD, yang sudah mempunyai hubungan yang sama. Pada acara khusus yang dinamakan "Sambungan Hari 2019", Intel memberikan persembahan teknikal yang menerangkan secara terperinci bagaimana CXL berfungsi.

Banyak butiran teknikal

Intel mencipta antara muka sambungan CXL untuk menggantikan PCI-Express dalam persekitaran pusat data, memandangkan ia membenarkan jalur lebar yang lebih tinggi, peranti yang lebih bersambung dan kependaman yang lebih rendah, sehingga ke tahap yang lebih tinggi. Latency adalah musuh terbesar bagi memori memori bersama yang merangkumi pelbagai komputer fizikal. CXL direka untuk mengatasi banyak masalah ini tanpa memutuskan bahagian terbaik PCIe: kesederhanaan dan kesesuaian.

Intel melihat CXL sebagai protokol alternatif yang berjalan di atas lapisan fizikal PCIe. Intel CXL pada mulanya akan menggunakan 32 Gbps PCIe 5.0 baris, tetapi Intel merancang untuk menaik taraf ke PCIe 6.0 kemudian (dan secara teoritis melampaui) untuk skala.

Intel menawarkan bahawa CXL menawarkan latensi yang lebih rendah daripada pilihan interkoneksi yang lain.

Industri ini bergerak ke arah protokol cache yang konsisten, dan pengeluar peralatan asli yang besar seperti Dell EMC dan HPE menolaknya. Kami berharap dapat mendengar lebih lanjut mengenai Intel CXL pada masa akan datang, tetapi masih hari-hari awal. Pelancaran generasi Intel Xeon generasi ke 2 termasuk PCIe 3.0. Kami mengharapkan Cooper Lake mempunyai PCIe Gen4 pada tahun ini dan menjelang 2020, dan kemudian memasukkan CPU pelayan Intel untuk menyokong PCIe 4.0 menjelang 2020. Sementara itu, AMD akan melepaskan EPYC 'Rome' dengan PCIe 4.0 dalam beberapa bulan.

Fon Techpowerup

Perkakasan

Pilihan Editor

Back to top button